Устройство памяти DDR2 SDRAM

Опубликовано в Модули DIMM DDR2 и DDR3

Устройство памяти DDR2 SDRAM

Стандарт памяти DDR2 SDRAM (Double Data Rate Two Synchronous Dynamic Random Access Memory) представляет собой более быструю версию синхронной динамической памяти. Эта память была представлена в 2003 году и является усовершенствованием DDR SDRAM.

Как и в стандарте DDR SDRAM, в памяти DDR2 SDRAM выборка данных осуществляется в два цикла за такт синхронизации шины памяти. Вместе с тем память DDR2 SDRAM работает на более высоких тактовых частотах синхронизации, чем DDR SDRAM.

Основное отличие DDR2 от DDR — вдвое большая частота работы шины памяти, по которой данные передаются в буфер ввода-вывода данных или предварительной выборки данных (Prefetch). Такая технология называется Dual Pumping. В памяти DDR2 применяется четырехразрядная выборка данных в буфер, которая называется 4n-Prefetch. При этом работа самого чипа осталась такой же, что и в памяти DDR, тайминги остались те же, но при большей скорости передачи данных по шине.

Такое устройство памяти DDR2 SDRAM позволяет при частоте ядра, аналогичного памяти DDR SDRAM, удвоить скорость передачи данных. Эффективная частота на шине памяти в этом случае получается вдвое выше. Например, при работе DDR2 SDRAM на частоте 100 МГц эффективная частота на шине 200 МГц.

Технология расширения пропускной способности шины в DDR2 по сравнению с обычной памятью SDRAM называется учетверенной пропускной способности (Quad Data Rate — QDR). В модулях DIMM DDR2 поддерживается обмен четырьмя 8-разрядными пакетами за такт. В результате — на внешней шине ввода-вывода DIMM DDR2 SDRAM пропускная способность вдвое выше, чем у модулей DIMM DDR SDRAM, и вчетверо выше количество операций, выполняемых в секунду, чем на шине памяти с обычной памятью SDRAM.

Технология QDR основана на методе использования дифференциальных пар сигнальных контактов. Этот метод обеспечивает улучшенную передачу сигналов и устранение проблем с помехами.

На системной шине 100 МГц за счет передачи четырех пакетов (32 байта) за такт достигается быстродействие — 3,2 Гбайт/с.

Чипсеты системной платы и процессор должны поддерживать учетверенную пропускную способность на шине FSB. Например, при синхронизации системной шины 133 МГц на шине FSB должна поддерживаться частота в четыре раза выше — 533 МГц, а при синхронизации 166 МГц — 667 МГц.